| Nombre: _ |   |  |
|-----------|---|--|
| Nota:     | / |  |

P8\_3

Se desea analizar el comportamiento temporal de un inversor CMOS (ver figura adjunta) mediante el Pspice. Edite el circuito en Schematics.



Para el transistor PMOS especifique los siguientes parámetros: vto=-1.5V, Kp=15u, W=1u, L=1u. Para el transistor NMOS especifique los siguientes parámetros: vto=1.5V, Kp=15u, W=1u, L=1u. Para el generador de pulsos especifique los siguientes parámetros: V1=0, V2=5, TD=200n, TR=10n, PW=500n. Utilice un condensador (C1) de 1p.

Indique el tipo de simulación que hay que realizar para estudiar el comportamiento temporal del circuito.

- A. Bias Point Detail
- B. DC Sweep
- C. Transient

2

D. Temperature

Simule 1500ns y visualice simultáneamente la salida del generador de pulsos (V1) y la salida del inversor. El retardo de propagación tpdHL es de aproximadamente \_\_\_\_ns

| 3 |                                                                                                                                                                                                                                                    |  |
|---|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 3 | Añada una nueva ventana de simulación, y represente en ella la corriente de suministrada por la fuente VDD, equivalente a la corriente drenador del transistor PMOS (M2). Su valor máximo se produce:                                              |  |
|   | A. Es aproximadamente constante                                                                                                                                                                                                                    |  |
|   | B. En el flanco de bajada de la salida                                                                                                                                                                                                             |  |
|   | C. En el flanco de subida de la salida                                                                                                                                                                                                             |  |
|   | C D. En los dos flancos de la salida                                                                                                                                                                                                               |  |
|   |                                                                                                                                                                                                                                                    |  |
| 4 | Modifique el valor del condensador (C1) a 2p. Vuelva a simular el circuito e indique el efect que produce la capacidad en los retardos de propagación y en la corriente suministrada po la fuente.  C A. No varían ni los retardos ni la corriente |  |
|   | <ul> <li>B. Los retardos aumentan, pero la corriente<br/>no varía</li> </ul>                                                                                                                                                                       |  |
|   | C. La corriente aumenta, pero los retardos no varían                                                                                                                                                                                               |  |
|   | D. Aumentan los retardos y la corriente                                                                                                                                                                                                            |  |
|   |                                                                                                                                                                                                                                                    |  |
|   |                                                                                                                                                                                                                                                    |  |
|   |                                                                                                                                                                                                                                                    |  |